服务热线
0755-83044319
发布时间:2022-03-10作者来源:萨科微浏览:2811
在7月27日“英特尔加速创新:制程工艺和封装技术线上发布会”上,英特尔CEO帕特·基辛格发表了重要演讲,一口气发布了未来5年及更远的工艺演进路线。
此外,英特尔还公布了其近十多年来[敏感词]全新晶体管架构 RibbonFET 和业界[敏感词]全新的背面电能传输网络PowerVia,同时透露英特尔将领先台积电率先获得业界[敏感词]台High-NA EUV光刻机,凭借它英特尔将迅速采用下一代极紫外光刻(EUV)技术的计划,即高数值孔径(High-NA)EUV。 这些发布向业界表明了其开展代工服务的决心,同时基辛格也透露AWS已经采用了英特尔的代工服务,而高通将获得英特尔的EUV工艺代工服务。 1 重新命名工艺节点
英特尔研究院副总裁、英特尔中国研究院院长宋继强博士在接受采访时指出英特尔以前是隔年更新工艺,这次直接以“年”为单位的工艺更新,节奏很快。“我们为什么要对节点开始重新命名?其实对外界做了很多咨询,因为从20年前,从Donald law开始失效,从纯粹靠晶体管微缩去提高芯片晶体管密度的技术失效之后就采用了其他各种各样的技术来提高我们芯片上的晶体管密度,有3D的,有应变硅等等。它不再是通过简单的根据晶体管当中的栅极长度(gate length)去评估我的芯片生产工艺是几纳米。”他解释说,“2011年之后,市场上说的“几纳米”工艺变成了一个市场营销代名词。所以对于客户来讲,你说他现在接受了这样一个命名,是不是说这个命名未来就可以持续下去了?你也可以想象,如果说大家都把2纳米、3纳米用完了之后再往后怎么办?大家都说我是1纳米吗?你真的到了1纳米吗?按照这个速度很快就要前进到1纳米了该怎么办?英特尔和很多外界包括学术界、产业界的客户做了一些调研,大家希望重新恢复到正确的命名,包括怎么样去理清楚这些命名到底和制造工艺之间有没有直接的关系。” 他表示现在英特尔重新梳理了一下之后,觉得至少仍然可以用数字,用数字的递减代表工艺还在不断的向前发展,但是英特尔已经不再强调这个数字和纳米之间的关系。“因为本身行业内的人知道,它没有关系,或者说和栅极长度之间的关系。这是需要一个概念转换的过程的。”他指出,“同时我们的命名也为未来10年发展留下了空间,我们到Intel 3之后,没有到2到1,而是到了Intel 20。因为到了Intel 20之后可以预见到,到1中间还会有一些未来可能会发生的创新。其实我们现在并不清楚,你要给未来留下空间,所以到20的时候,我们叫20A,是给未来继续留下了空间。所以现在这个命名方案,对于英特尔,目标是一直要去推进半导体制造工业的,所以未来10年我们知道怎么样通过半导体技术去推进它的PPA(性能、功耗、面积),那就需要留下足够的空间。因此基于这些逻辑重新梳理一下这些,同时我们也趁着这个时候把封装技术给联系起来。因为以前太过强调我通过几纳米去缩小晶体管就好了,3纳米的工艺也没有真的把晶体管收缩到3纳米。” 2 封装技术继续创新
1.EMIB作为[敏感词] 2.5D 嵌入式桥接解决方案将继续引领行业,英特尔自2017年以来一直在出货EMIB产品。Sapphire Rapids 将成为采用EMIB(嵌入式多芯片互连桥接)批量出货的[敏感词]英特尔®至强®数据中心产品。它也将是业界[敏感词]提供几乎与单片设计相同性能的,但整合了两个光罩尺寸的器件。继Sapphire Rapids之后,下一代 EMIB的凸点间距将从 55微米缩短至 45微米。
2.Foveros利用晶圆级封装能力,提供史上[敏感词] 3D 堆叠解决方案。Meteor Lake是在客户端产品中实现Foveros技术的第二代部署。该产品具有 36微米的凸点间距,不同晶片可基于多个制程节点,热设计功率范围为 5-125W。
3.Foveros Omni开创了下一代Foveros技术,通过高性能3D堆叠技术为裸片到裸片的互连和模块化设计提供了无限制的灵活性。Foveros Omni允许裸片分解,将基于不同晶圆制程节点的多个顶片与多个基片混合搭配,预计将于2023年用到量产的产品中。
4.Foveros Direct实现了向直接铜对铜键合的转变,它可以实现低电阻互连,并使得从晶圆制成到封装开始,两者之间的界限不再那么截然。Foveros Direct 实现了10微米以下的凸点间距,使3D堆叠的互连密度提高了一个数量级,为功能性裸片分区提出了新的概念,这在以前是无法实现的。Foveros Direct 是对 Foveros Omni 的补充,预计也将于 2023年用到量产的产品中。
他表示这次提的Foveros Diret就是之前讲到的Hybrid Bonding技术,它能够把芯片直接连接起来并大幅度缩小凸点之间的间距。原来大家讲到的是几十um,EMIB是40um以上,Foveros是三十几um,二十多就差不多了。现在如果是用Foveros Diret可以降到10微米以下的间距。这样的话,它的互连的密度就提高了.
“因为在这个技术里完全不需要使用焊料。原来的技术还需要使用焊料,要先加热片,然后把焊料粘上去,再把两片粘在一起,这个本身要留给焊料余地,否则焊料和焊料直接接触就废掉了。而Hybrid Bonding完全不需要焊料,上下都是铜,铜之间处理的非常好,所以它可以在常温下先让它键合起来,然后再去加热让它们融合起来,这样就会非常稳固,不需要再给焊料留余地空间,这样可以把整个凸点之间的间距控制的更小。”他解释说,“这些把它混合起来之后,你可以看到我们可以把I/O密度做到很大,甚至可以做到以前做芯片silicon-level。” 3 英特尔搞代工服务谁最受伤?这样看来,未来台积电的代工生意将面临被英特尔部分截胡的危险了。
免责声明:本文转载自“张国斌”,本文仅代表作者个人观点,不代表萨科微及行业观点,只为转载与分享,支持保护知识产权,转载请注明原出处及作者,如有侵权请联系我们删除。
公司电话:+86-0755-83044319
传真/FAX:+86-0755-83975897
邮箱:1615456225@qq.com
QQ:3518641314 李经理
QQ:202974035 陈经理
地址:深圳市龙华新区民治大道1079号展滔科技大厦C座809室
友情链接:站点地图 萨科微官方微博 立创商城-萨科微专卖 金航标官网 金航标英文站
Copyright ©2015-2025 深圳萨科微半导体有限公司 版权所有 粤ICP备20017602号
粤公网安备44030002007346号